中古 TERADYNE Tiger #157272 を販売中
この商品は既に販売済みのようです。下記の同じようなプロダクトを点検するか、または私達に連絡すれば私達のベテランのチームはあなたのためのそれを見つけます。
タップしてズーム


販売された
ID: 157272
Tester
# TGR-05T is a 2 processor system
# Processor 1: 1280 MHz sparcv9 (online)
# Processor 2: 1280 MHz sparcv9 (online)
# PCI based system
# Terabus is present
# Board ID 949-824-01
# TCI is present
TIGER_TH 1
BACKPLANE A
#Slot Type Num XptA XptB Name
2 000-000-00 0 # 23 24 EMPTY
3 000-000-00 0 # 21 22 EMPTY
4 000-000-00 0 # 19 20 EMPTY
5 000-000-00 0 # 17 18 EMPTY
6 000-000-00 0 # 15 16 EMPTY
7 000-000-00 0 # 13 14 EMPTY
8 000-000-00 0 # 11 12 EMPTY
9 000-000-00 0 # 9 10 EMPTY
10 000-000-00 0 # 7 8 EMPTY
11 949-681-60 0 # 5 6 VHFAWG400 DIFF CC
14 000-000-00 0 # 25 26 EMPTY
15 949-818-60 0 # 27 28 VHFAWG2500 CC
16 000-000-00 0 # 29 30 EMPTY
17 000-000-00 0 # 31 32 EMPTY
18 000-000-00 0 # 33 34 EMPTY
19 000-000-00 0 # 35 36 EMPTY
20 000-000-00 0 # 37 38 EMPTY
21 000-000-00 0 # 39 40 EMPTY
22 000-000-00 0 # 41 42 EMPTY
23 000-000-00 0 # 43 44 EMPTY
1 949-886-00 0 # 3 0 ACISB-L
24 949-886-01 0 # 4 0 ACISB-R
END
# Up to 4 Precision AC Card Cages are allowed
PRECISION_AC 1
#Slot Type Num Name
1 949-827-00 0 # VHFAWG
2 000-000-00 0 # EMPTY
3 949-819-00 0 # VHFAWG2500
4 000-000-00 0 # EMPTY
5 000-000-00 0 # EMPTY
6 000-000-00 0 # EMPTY
7 000-000-00 0 # EMPTY
8 949-671-20 0 # PACS CAGE INT
END
PRECISION_AC 2
#Slot Type Num Name
1 000-000-00 0 # EMPTY
2 000-000-00 0 # EMPTY
3 000-000-00 0 # EMPTY
4 000-000-00 0 # EMPTY
5 000-000-00 0 # EMPTY
6 000-000-00 0 # EMPTY
7 000-000-00 0 # EMPTY
8 949-671-20 0 # PACS CAGE INT
END
# Up to 8 Universal Backplane/Synch Power Subsystem
# cages are allowed
# For the Synch Power Subsystem:
# Slot Type Name Instr1 # Instr2 # Ammeter #
#
# Instr1 # - insrument connected to the first two matrix lines
# Instr2 # - insrument connected to the last two matrix lines
# Ammeter # - ammeter connection
# to AVOID errors, put NO 0 if no instrument is connected.
UB_SPS_CAGE 1
# Slot Type Num Name
1 879-802-02 0 # UB_SPS_802
2 517-301-00 0 # UB_APU
3 517-301-00 0 # UB_APU
4 517-301-00 0 # UB_APU
5 517-301-00 0 # UB_APU
6 517-301-00 0 # UB_APU
7 517-301-00 0 # UB_APU
8 517-301-00 0 # UB_APU
9 517-301-00 0 # UB_APU
10 517-301-00 0 # UB_APU
11 517-301-00 0 # UB_APU
12 517-301-00 0 # UB_APU
13 517-301-00 0 # UB_APU
14 879-925-01 0 # UB_60_V_SRC MAT 1
15 879-925-01 0 # UB_60_V_SRC DUT 1
16 879-925-01 0 # UB_60_V_SRC MAT 2
21 879-690-00 0 # UB_ASY
22 517-300-01 0 # UB_TJ300
END
UB_SPS_CAGE 2
# Slot Type Num Name
1 879-802-02 0 # UB_SPS_802
2 949-700-10 0 # UB_QVS_CAL 1
3 949-693-10 0 # UB_QVS_CTRL 22 ??
4 949-698-10 0 # UB_QVS_AM 1
5 949-698-10 0 # UB_QVS_AM 2
6 949-698-10 0 # UB_QVS_AM 3
7 949-698-10 0 # UB_QVS_AM 4
22 517-300-01 0 # UB_TJ300
END
CSB_CAGE 8
#Slot Type Num Fld1 Fld2 Name
1 949-920-60 0 # HSD CSB
2 949-866-00 0 # SPLITTER
END
TIGER_TH 1
BACKPLANE B
#Slot Type Num Name
26 805-870-70 0 # PE32 128M
27 805-870-70 0 # PE32 128M
28 805-870-70 0 # PE32 128M
29 805-870-70 0 # PE32 128M
30 805-873-50 0 # QSB
35 805-870-70 0 # PE32 128M
36 805-870-70 0 # PE32 128M
37 805-902-02 0 # DPE32 128M
38 805-870-70 0 # PE32 128M
39 805-873-50 0 # QSB
40 805-870-70 0 # PE32 128M
41 805-870-70 0 # PE32 128M
42 805-870-70 0 # PE32 128M
43 805-870-70 0 # PE32 128M
45 805-870-70 0 # PE32 128M
46 805-870-70 0 # PE32 128M
47 805-870-70 0 # PE32 128M
48 805-870-70 0 # PE32 128M
49 805-873-50 0 # QSB
50 805-870-70 0 # PE32 128M
51 805-870-70 0 # PE32 128M
52 805-870-70 0 # PE32 128M
53 805-870-70 0 # PE32 128M
END
#
# Time Subsystem
#
TIME_SUBSYSTEM
# Board ID Name
949-782-00 # Time Mux Board 1
949-782-00 # Time Mux Board 2
END
#
# DC Subsystem -
#
# SRC <NUM> [1 - 13]
# (sources 1-5 are MATRIX sources 1-5
# sources 6-13 are DUT sources 1-8)
# HCU <NUM> *[1 - 4]
# REF HCU <NUM> *[1 - 4]
# HVSRC <NUM> *[1 - 4]
# PWRSRC <NUM> [1 - 4]
# DATABITS <NUM> - <NUM> [1 - 192]
#
# ** These instruments share the same seven-slot cage -- only one
# instrument is allowed per slot.
#
DC_SUBSYSTEM
# UBVI 60 1 ( 60V V/I Source in Universal Backplane 1 : slot 14)
# UBVI 60 2 ( 60V V/I Source in Universal Backplane 1 : slot 16)
HCU 5
# UBVI 60 6 ( 60V V/I Source in Universal Backplane 1 : slot 15)
HCU 7
HCU 8
HCU 9
DATABITS 1 - 48
# UB_MATRIX
#
# Testhead 1
# XPTs UB Cage Slot Type
# 1-4 1 2 APU
# 5-8 1 3 APU
# 9-12 1 4 APU
# 13-16 1 5 APU
# 17-20 1 6 APU
# 21-24 1 7 APU
# 25-28 1 8 APU
# 29-32 1 9 APU
# 33-36 1 10 APU
# 37-40 1 11 APU
# 41-44 1 12 APU
# 45-48 1 13 APU
END.
TERADYNE Tigerは、生産効率を高めるために設計された高度な最終試験装置です。これは、幅広いアプリケーションに高品質で信頼性の高いテストデータを提供するオールインワンの最終テストソリューションです。Tigerは、一般的なボードテストから複雑なアプリケーション固有のテストまで、さまざまなニーズに合わせてカスタマイズできるさまざまな機能を備え、高度に構成可能に設計されています。システムはモジュラーコンセプトに基づいており、必要に応じて追加のテストオプションを使用してカスタマイズおよびアップグレードすることができます。ベースユニットには、TERADYNE Tigerの強力なプロセッサ、データ収集ボード、通信インターフェイスが含まれています。これにより、お客様は、アプリケーションの厳格で専門的なニーズを満たすようにマシンを構成することができます。このツールをさらに強化するために、TigerはIn-Circuit&Functional Test機能、自動テストパターン生成、高度な故障解析、およびテストフィクスチャ管理などのさまざまなテストツールを提供しています。TERADYNE Tigerアセットは、爆発、衝撃、および電力サージに耐えるように設計されたフォールトトレラントシステムを含むことで、お客様の要件に合わせてさらに調整することができます。これにより、試験結果が信頼性と再現性が確保されます。このモデルでは、詳細な故障解析とプログラマブルロジックデバイス検証も提供しており、新製品の市場投入までの時間を短縮できます。正確さと再現性を確保するために、Tigerは幅広いテストハードウェア、ソフトウェア、アルゴリズムを使用しています。これらのアルゴリズムは、テスト結果を自動的に分析し、お客様にフィードバックを提供するために使用され、機器のパフォーマンスを最適化するために適切な措置を講じることができます。TERADYNE Tigerは独自のテストデータと分析を提供するだけでなく、既存の顧客テストシステムと統合することで、既存の工場やラボにシームレスに統合できます。Tigerシステムはオープンアーキテクチャを提供し、お客様が独自のテスト環境を作成するだけでなく、既存のテストツールやテクニックを統合することができます。これにより、お客様はアプリケーションのプロセスを革新し、最適化することができます。全体として、TERADYNE Tigerは、幅広いアプリケーションやユーザーに適したカスタマイズ可能な機能を提供する高度なテストユニットです。耐障害性システム、高度な故障解析、既存のテストツールとの統合により、Tigerは信頼性が高く費用対効果の高い最終テストソリューションをお探しのお客様に最適なソリューションです。
まだレビューはありません